關於使用FET達到電壓控制電阻 |
尚未結案
|
bwshiau
一般會員 發表:1 回覆:1 積分:0 註冊:2008-11-11 發送簡訊給我 |
各位大大好,
我想請問一下我想利用電腦輸出電壓到FET之GD接腳, 然後藉由改變輸入電壓的不同來改變DS接腳的電阻(voltage control resistor ,VCR). 相關原理我是在網路上搜尋倒某篇文章中提到的(上傳附件) 由於是想要用在訊號處理上面, 因此電流不能太大, 所以power FET不適用. 我的需求是: V(GS) 需小於10伏(我是用Labview DAQ卡輸出) DS端間的電阻~30K歐姆 的數量級 (大概就是幾十K歐姆這樣) DS端的電流~mA 請問一下有符合我需求的相關產品嬤!? 感激不盡. to 信 謝謝, 我會仔細的看看的! 還有我想再請問一下我看到JFET的datesheet裡都會寫到Vgs都會有一段RANGE, 不如我看到的這顆:J308 Vgs(OFF): -1~ -6.5 V , 不過我在電子學看到的Vgs(OFF)不是指讓通道最小的Vgs電壓嗎? 還是他的意思是指可以有很多可以選擇呢!謝謝~ to bernie_w39 不能耶... 老闆說不要用數位式的.. |
阿信
版主 發表:111 回覆:983 積分:813 註冊:2005-03-10 發送簡訊給我 |
PDF檔的最後一頁有寫到4K - 8K 建議用PN4119A,
4119的Idss(min)是200uA, 4118的Idss(min)是80uA, 4117的Idss(min)是30uA。 愈小的Idss電流代表電阻愈大。 PN4119資料手冊 http://www.vishay.com/docs/70239/70239.pdf |
bernie_w39
資深會員 發表:3 回覆:199 積分:280 註冊:2007-10-07 發送簡訊給我 |
|
阿信
版主 發表:111 回覆:983 積分:813 註冊:2005-03-10 發送簡訊給我 |
|
bwshiau
一般會員 發表:1 回覆:1 積分:0 註冊:2008-11-11 發送簡訊給我 |
|
bernie_w39
資深會員 發表:3 回覆:199 積分:280 註冊:2007-10-07 發送簡訊給我 |
FET 有分 JFET 及 MOSFET. 兩者的特性並不相同.
JFET 在 VGS = 0V 時, 是導通的. 隨著 VGS 的電壓愈低, 晶體內的通道愈狹窄, 電阻也愈高. 所以 JFET 的 datasheet 上會標示一個夾止電壓, 表示到了那個電壓後, 通道會被完全關閉. MOSFET (n 型) 在 VGS = 0V 時, 是關閉的. 隨著 VGS 的電壓愈高, 晶體內的通道 愈寬. 所以 MOSFET 的 datasheet 上會標示一個或兩個電壓值時, MOSFET 所呈現 的電阻. 再者, 您要求的工作點, 說的不太清楚. 意思似乎是 10K - 30K 左右的阻值. 不曉得 您的 D/A 輸出有多高的解析度. 一般 FET 在 10K - 30K 左右的範圍時, VGS 的變化 量很微小, 而且每顆 FET 的的值都不一樣. 這些現象不知您打算如何克服? |
本站聲明 |
1. 本論壇為無營利行為之開放平台,所有文章都是由網友自行張貼,如牽涉到法律糾紛一切與本站無關。 2. 假如網友發表之內容涉及侵權,而損及您的利益,請立即通知版主刪除。 3. 請勿批評中華民國元首及政府或批評各政黨,是藍是綠本站無權干涉,但這裡不是政治性論壇! |